GaN/SiC异质结的慢正电子研究

上一篇

下一篇

王海云, 翁惠民, C.C.Ling. 2008: GaN/SiC异质结的慢正电子研究, 物理学报, 57(9): 5906-5910. doi: 10.3321/j.issn:1000-3290.2008.09.089
引用本文: 王海云, 翁惠民, C.C.Ling. 2008: GaN/SiC异质结的慢正电子研究, 物理学报, 57(9): 5906-5910. doi: 10.3321/j.issn:1000-3290.2008.09.089
2008: Study of GaN/SiC contact using slow positron beam, Acta Physica Sinica, 57(9): 5906-5910. doi: 10.3321/j.issn:1000-3290.2008.09.089
Citation: 2008: Study of GaN/SiC contact using slow positron beam, Acta Physica Sinica, 57(9): 5906-5910. doi: 10.3321/j.issn:1000-3290.2008.09.089

GaN/SiC异质结的慢正电子研究

Study of GaN/SiC contact using slow positron beam

  • 摘要: 通过对不同生长厚度GaN/SiC(n-n)的慢正电子研究,发现在GaN/SiC的界面中存在大量各种缺陷并在界面两端形成两个小同方向的电场.这些缺陷的产生和SiC衬底表面制备以及GaN和SiC不同的热膨胀系数有关.而缺陷中大量的带状缺陷在界面中形成一个费米能级钉扎(Fermi level pinning),它的存在使界面中存在一定高度的势垒,导致在界面两端的一定区域内形成两个不同方向的电场.用VEPFIT模拟该电场的存在,分四层(GaN/Interface/SiCl/SiC2)进行拟合,得到了很好的拟合效果,并可以给出电场的确定数值.这些电场的存在对正电子的湮没产生了重要影响,使得在SiC区域,有电场的区域内正电子的有效扩散长度减小.界面两端电场大小和界面的带电量以及界面宽度等信息有关,故对该电场的研究可以为研究真实的界面层及其性质的可能应用提供有效的参考价值.
  • 加载中
  • 加载中
计量
  • 文章访问数:  582
  • HTML全文浏览数:  278
  • PDF下载数:  0
  • 施引文献:  0
出版历程
  • 刊出日期:  2008-09-30

GaN/SiC异质结的慢正电子研究

  • 南京邮电大学应用物理系,南京,210003
  • 中国科学技术大学近代物理系,合肥,230026
  • 香港大学物理系,香港,中国

摘要: 通过对不同生长厚度GaN/SiC(n-n)的慢正电子研究,发现在GaN/SiC的界面中存在大量各种缺陷并在界面两端形成两个小同方向的电场.这些缺陷的产生和SiC衬底表面制备以及GaN和SiC不同的热膨胀系数有关.而缺陷中大量的带状缺陷在界面中形成一个费米能级钉扎(Fermi level pinning),它的存在使界面中存在一定高度的势垒,导致在界面两端的一定区域内形成两个不同方向的电场.用VEPFIT模拟该电场的存在,分四层(GaN/Interface/SiCl/SiC2)进行拟合,得到了很好的拟合效果,并可以给出电场的确定数值.这些电场的存在对正电子的湮没产生了重要影响,使得在SiC区域,有电场的区域内正电子的有效扩散长度减小.界面两端电场大小和界面的带电量以及界面宽度等信息有关,故对该电场的研究可以为研究真实的界面层及其性质的可能应用提供有效的参考价值.

English Abstract

参考文献 (0)

目录

/

返回文章
返回